晶振是为电路提供频率校准的元器件,通常分成有源晶振和无源晶振两个大类别;所以晶振的使用之前要注意的几点:
1、无源晶振需要外接电压;由于芯片内部有振荡电路,并且晶振的信号电压根据起振电路而定,可以允许不同的电压,但无源晶振通常信号质量和精度较差,需要精确匹配外围电路(电感、电容、电阻等),如需更换晶振时要同时更换外围的电路。
2、有源晶振不需要芯片的内部振荡器,就可以提供高精度的频率基准,信号质量也较无源晶振要好;相对应的有源晶振要比无源晶振要贵一些。
3、晶振的脚位图;晶振厂家所制作的产品手册上都会提供外部晶振输入的标准电路,会注明晶振的频率范围和一些重要的参数,所以在设计电路时要了解晶振的脚位图。单片机现在所能接收的晶振频率相对较低,但对于一般控制电路来说足够了。
4、晶振有一个重要的参数,那就是负载电容值;选择与负载电容值相等的并联电容,就可以得到晶振标称的谐振频率。
5、一般的晶振的负载电容为15pf或12.5pf ;如果再考虑元件引脚的等效输入电容,则两个22pf的电容构成晶振的振荡电路就是比较好的选择。
均特利给您详细讲解
1、需要倍频的DSP需要配置好PLL周边配置电路,主要是隔离和滤波;
2、20MHz以下的晶体晶振基本上都是基频的器件,稳定度好,20MHz以上的大多是谐波的(如3次谐波、5次谐波等等),稳定度差,因此强烈建议使用低频的器件,毕竟倍频用的PLL电路需要的周边配置主要是电容、电阻、电感,其稳定度和价格方面远远好于晶体晶振器件;
3、时钟信号走线长度尽可能短,线宽尽可能大,与其它印制线间距尽可能大,紧靠器件布局布线,必要时可以走内层,以及用地线包围;
4、通过背板从外部引入时钟信号时有特殊的设计要求,需要详细参考相关的资料。
均特利给您详细讲解
1、需要倍频的DSP需要配置好PLL周边配置电路,主要是隔离和滤波;
2、20MHz以下的晶体晶振基本上都是基频的器件,稳定度好,20MHz以上的大多是谐波的(如3次谐波、5次谐波等等),稳定度差,因此强烈建议使用低频的器件,毕竟倍频用的PLL电路需要的周边配置主要是电容、电阻、电感,其稳定度和价格方面远远好于晶体晶振器件;
3、时钟信号走线长度尽可能短,线宽尽可能大,与其它印制线间距尽可能大,紧靠器件布局布线,必要时可以走内层,以及用地线包围;
4、通过背板从外部引入时钟信号时有特殊的设计要求,需要详细参考相关的资料。
1、抗冲击晶振可能在某些条件下受到损坏。请勿使用受过冲击的晶体,例如在贴装过程中或跌落后使用。2、辐射避免照射晶体,因为在辐射环境中暴露可能会导致产品性能受到损害。3、化学制剂/PH值环境请勿在PH值范围可能导致腐蚀或溶解产品或包装材料的环境下使用或储藏晶体。4、粘合剂请勿使用终端、组件、玻璃材料及气相沉积材料的容易受腐蚀的胶粘剂,这样可能导致降低产品性能。5、卤化合物请勿在卤素环境下使用晶体产品。在空气中的氯气内或封装所用的金属部件内,都有可能产生腐蚀。同时,请勿使用任何会释放出卤素气体的树脂。6、静电请选择导电材料封装晶体。过高的静电可能会损坏产品,注意抗静电条件。请使用电焊枪和无高压泄露的测量电路,并进行接地操作。7、机械振动对晶体的影响当晶体受到压电扬声器、喇叭、压电蜂鸣器等周期性机械振动时,晶振的输出幅度和频率可能会受到影响。这种现象对通信器材和通信质量有影响。尽管在晶体设计时可以设计处理这种机械振动的影响,但我们仍然推荐事前检查并按安装指南进行操作。
声明:本网站尊重并保护知识产权,根据《信息网络传播权保护条例》,如果我们转载的作品侵犯了您的权利,请在一个月内通知我们,我们会及时删除。
蜀ICP备2020033479号-4 Copyright © 2016 学习鸟. 页面生成时间:2.225秒